跟着芯片规划转移到90nm和65nm,芯片制造商面临着新的挑战包含温度、稳定性及电源可靠性或电源功率的差异性等方面的挑战。业界企图通过几种途径极力来处理这些问题。这些极力之一就是PFI(电源前向初始化),由EDA 商场首领Cadence 规划系统公司初步,通过通用的电源格式(UPF)进一步促进Accellera工业标准系统的加快构成。 PFI成为2006年7月规划自动化大会上的大事件,它揭开了通用电源格式(CPF)的路线图。十月份,在硅集成初始化Si2 协会的极力之下,低功耗LPC 联盟构成。
就在关于LPC的公告发布后一天,在来自其他低功耗标准化实体所取得效果的压力之下,Cadence将CPF 标准化作业移交给Si2 协会。 现在,Si2 指出,它将以社团成员身份参加IEEE SA,一旦CPF作业组被IEEE 赞同,Si2 就将作为IEEEC PF作业组的秘书部分进一步与其LPC的作业同步。作为这个作业的一部分,CPF将能够承受LPC 成员的访问——尽管还不清楚他们在情况发生变化或有更新时是否有发言权。 LPC 中的成员对Si2的一切成员都是打开的,而Si2现在包含108个公司——尽管Cadence挑选了成为PFI 的成员。Si2 总裁兼CEOSteve Schultz 说,在低功耗规划流中,CPF具有服务于根底人物的优异潜力。Cadence工业联盟作业组主任Pankaj Mayor 说,“Cadence 完全支撑通用电源格式,而且,我们从业界得到的一切反应是,CPF 满足一切用户的需求。”Mayor解释说,促进Si2与LPC之间更加紧密联系的意图,是为了使CPF更有综合性,使CPF在工业中更广泛的范围内得以适用,这样才干看到标准进程的前景。 即使EDA供货商付出了一切这些时间和极力,但这是不是规划人员所实在需求的呢? 半导体IP供货商Mosaid Techno logies 高档副总裁Michael Kaskowitz正告说,EDA 供货商正企图与物理学做奋斗。基于此,他们的作业或许是徒劳无益的——实际上是IP供货商来发明技术以处理低功耗问题。 Kaskowitz说,Mosaid公司现已看到了来自客户的实在的爱好,这些客户正灵敏作出改动架构的行为以处理功耗问题。“人们关于功耗存在许多顾忌,但是它能够在一个标准组织下得以处理吗?有一些承认的问题能够在这些组织中得到处理但是有些问题或许不能处理,因为没有人会愿意共享专利技术,”Kaskowitz说。 而且,他信赖,现在由EDA供货商所供应的标准作业是有限的,而上述的问题将能够被IP供货商处理。“我不认为一个标准组织和EDA供货商就能够处理这些问题。他们提出了这些问题,所以他们有必要通过IP供货商和晶圆制造厂通过技术手段来处理。”Kaskowitz说。从根本上说,他信赖,在规划中,一切触及功耗的问题正在被错误的工业玩家所操作。 “在高档水平上,我不理解EDA公司怎样能够从本质上处理物理的问题。Mosaid公司现已通过共同的规划方法处理这些问题,制造厂也正通过加工方法的改动处理这些问题。对那些标准组织演说低功耗来说,这很有含义。或许来自EDA工具的一些东西支撑你进行丈量或模拟,但是他们不能处理功耗问题,”他继续道。 “许多公司将持有致力于功耗问题的专利方案,顾客将会作出判别。这些方案都将被申请专利或许注册商标它将不准备用于标准组织环境中。”他说。在参加Mosaid之前,Kaskowitz是VSI联盟半导体IP标准组织总裁和Mentor Graphics公司IP与嵌入式软件部分总经理。
“很多标准作业的隐秘是,假设它不能通过嗅觉测验使外部的人们了解,这就或许是一场做秀。在我们的工业中正在为标准而进行的极力,尤其是那些被EDA公司所驱动的标准极力,就是商场驱动的,”他说。 “实在的方案将来自客户和IP供货商,存在节能的方法,但是你不能希望拎出两年前所做的方案,然后在上面加工一下就完事。这需求架构上的改变。”Kaskowitz总结道。 |